Direct Media Interface: различия между версиями

Материал из Википедии — свободной энциклопедии
Перейти к навигации Перейти к поиску
[отпатрулированная версия][непроверенная версия]
Содержимое удалено Содержимое добавлено
м откат правок 46.211.225.220 (обс.) к версии Paulb86
Метка: откат
 
(не показаны 4 промежуточные версии 4 участников)
Строка 1: Строка 1:
{{другие значения|Desktop Management Interface}}
{{другие значения|Desktop Management Interface}}


'''Direct Media Interface''' (сокр. '''DMI''') — последовательная [[шина (компьютер)|шина]], разработанная фирмой [[Intel]] для соединения [[южный мост (компьютер)|южного моста]] (ICH) [[материнская плата|материнской платы]] c [[северный мост (компьютер)|северным]] (MCH или GMCH) или с центральным процессором в случае интегрированного контроллера памяти<ref name="mueller_repairing2013_dmi188">Scott Mueller, [https://books.google.ru/books?id=gXaRdKyD4PsC&pg=PA188&lpg=PA188 Upgrading and Repairing PCs], Que, 2013, ISBN 9780133105360. page 188 "Hub Architecture"{{ref-en}}</ref>. Впервые DMI использована в чипсетах семейства Intel 915 с южным мостом ICH6 в [[2004 год]]у<ref>{{cite web |url=http://www.intel.com/design/chipsets/applnots/30167103.pdf |title=The Intel® 915P Express Chipset, with high-bandwidth interfaces and PCI Express Graphics |lang=en |accessdate=2010-01-05}}</ref>. Серверные чипсеты используют похожий интерфейс, называемый Enterprise Southbridge Interface (ESI). Позже интерфейс DMI получил два обновления.
'''Direct Media Interface''' (сокр. '''DMI''') — последовательная [[шина (компьютер)|шина]], разработанная фирмой [[Intel]] для соединения [[южный мост (компьютер)|южного моста]] (ICH) [[материнская плата|материнской платы]] c [[северный мост (компьютер)|северным]] (MCH или GMCH) или с центральным процессором в случае интегрированного контроллера памяти<ref name="mueller_repairing2013_dmi188">Scott Mueller, [https://books.google.ru/books?id=gXaRdKyD4PsC&pg=PA188&lpg=PA188 Upgrading and Repairing PCs] {{Wayback|url=https://books.google.ru/books?id=gXaRdKyD4PsC&pg=PA188&lpg=PA188 |date=20170802125431 }}, Que, 2013, ISBN 9780133105360. page 188 "Hub Architecture"{{ref-en}}</ref>. Впервые DMI использована в чипсетах семейства Intel 915 с южным мостом ICH6 в [[2004 год]]у<ref>{{cite web |url=http://www.intel.com/design/chipsets/applnots/30167103.pdf |title=The Intel® 915P Express Chipset, with high-bandwidth interfaces and PCI Express Graphics |lang=en |accessdate=2010-01-05 |archive-date=2007-07-09 |archive-url=https://web.archive.org/web/20070709233655/http://www.intel.com/design/chipsets/applnots/30167103.pdf |deadlink=no }}</ref>. Серверные чипсеты используют похожий интерфейс, называемый Enterprise Southbridge Interface (ESI). Позже интерфейс DMI получил два обновления.


== DMI первого поколения ==
== DMI первого поколения ==
Строка 7: Строка 7:
Пропускная способность шины DMI первого поколения составляет 2 ГБ/с, что значительно выше, чем пропускная способность шины Hub Link (266 МБ/с), которая используется для связи между северным и южным мостами в чипсетах Intel 815/845/848/850/865/875. Вместе с этим суммарная полоса пропускания 2 ГБ/с (по 1 ГБ/с в каждом направлении) делится между всеми устройствами, подключенными к южному мосту (например, PCI Express x1, PCI, HD Audio, жесткие диски), так что фактически доступная скорость будет ниже.
Пропускная способность шины DMI первого поколения составляет 2 ГБ/с, что значительно выше, чем пропускная способность шины Hub Link (266 МБ/с), которая используется для связи между северным и южным мостами в чипсетах Intel 815/845/848/850/865/875. Вместе с этим суммарная полоса пропускания 2 ГБ/с (по 1 ГБ/с в каждом направлении) делится между всеми устройствами, подключенными к южному мосту (например, PCI Express x1, PCI, HD Audio, жесткие диски), так что фактически доступная скорость будет ниже.


В материнских платах для процессоров с разъёмом [[LGA 1156]] (то есть для [[Intel Core i3|Core i3]], [[Intel Core i5|Core i5]] и некоторых серий [[Intel Core i7|Core i7]]<ref>{{cite web|url=http://download.intel.com/design/processor/datashts/322164.pdf|title=Intel® Core™ i7-800 and i5-700 Processor Series Datasheet - Volume 1|lang=en|accessdate=2010-01-05|archiveurl=https://www.webcitation.org/66us8xrxb?url=http://download.intel.com/design/processor/datashts/322164.pdf|archivedate=2012-04-14|deadurl=yes}}</ref> и [[Xeon]]) и со встроенным контроллером памяти DMI используется для подсоединения чипсета (PCH) непосредственно к [[процессор]]у<ref>{{cite web |url=http://www.intel.com/Assets/PDF/prodbrief/E7896902.pdf |title=Intel® Desktop Board DP55KG and Intel® Desktop Board DP55SB Extreme Series Performance Tuning Guide |lang=en |accessdate=2010-01-05}}</ref><ref name=mueller_repairing2013_dmi188/>. (Процессоры серии Core i7 для [[LGA 1366]] подсоединяется к чипсету через шину [[Intel QuickPath Interconnect|QPI]]<ref>{{cite web |url=http://download.intel.com/design/processor/datashts/320834.pdf |lang=en |title=Intel® Core™ i7-900 Desktop Processor Extreme Edition Series and Intel® Core™ i7-900 Desktop Processor Series Datasheet, Volume 1 |accessdate=2010-01-05}}</ref>.)
В материнских платах для процессоров с разъёмом [[LGA 1156]] (то есть для [[Intel Core i3|Core i3]], [[Intel Core i5|Core i5]] и некоторых серий [[Intel Core i7|Core i7]]<ref>{{cite web|url=http://download.intel.com/design/processor/datashts/322164.pdf|title=Intel® Core™ i7-800 and i5-700 Processor Series Datasheet - Volume 1|lang=en|accessdate=2010-01-05|archiveurl=https://www.webcitation.org/66us8xrxb?url=http://download.intel.com/design/processor/datashts/322164.pdf|archivedate=2012-04-14|deadurl=yes}}</ref> и [[Xeon]]) и со встроенным контроллером памяти DMI используется для подсоединения чипсета (PCH) непосредственно к [[процессор]]у<ref>{{cite web |url=http://www.intel.com/Assets/PDF/prodbrief/E7896902.pdf |title=Intel® Desktop Board DP55KG and Intel® Desktop Board DP55SB Extreme Series Performance Tuning Guide |lang=en |accessdate=2010-01-05 |archive-date=2009-11-22 |archive-url=https://web.archive.org/web/20091122204313/http://www.intel.com/Assets/PDF/prodbrief/E7896902.pdf |deadlink=no }}</ref><ref name=mueller_repairing2013_dmi188/>. (Процессоры серии Core i7 для [[LGA 1366]] подсоединяется к чипсету через шину [[Intel QuickPath Interconnect|QPI]]<ref>{{cite web |url=http://download.intel.com/design/processor/datashts/320834.pdf |lang=en |title=Intel® Core™ i7-900 Desktop Processor Extreme Edition Series and Intel® Core™ i7-900 Desktop Processor Series Datasheet, Volume 1 |accessdate=2010-01-05 |archive-date=2009-01-17 |archive-url=https://web.archive.org/web/20090117065451/http://download.intel.com/design/processor/datashts/320834.pdf |deadlink=no }}</ref>.)


DMI является собственной разработкой Intel. В 2009 году Intel отказалась лицензировать шину DMI фирме [[Nvidia]]. Поскольку поддержка DMI встроена в процессоры с ядрами Lynfield и Clarkdale для разъёма LGA 1156 и используется для подсоединения к чипсету, Nvidia фактически потеряла право производить чипсеты для большей части новых процессоров Intel<ref>{{cite web|url=http://www.reghardware.co.uk/2009/10/09/nvidia_vs_intel/|title=Nvidia halts future Intel chipset development|date=2009-10-09|lang=en|publisher=The Register|accessdate=2010-01-05|archiveurl=https://www.webcitation.org/66uwkbWRk?url=http://www.reghardware.com/2009/10/09/nvidia_vs_intel/|archivedate=2012-04-14|deadurl=yes}}</ref>.
DMI является собственной разработкой Intel. В 2009 году Intel отказалась лицензировать шину DMI фирме [[Nvidia]]. Поскольку поддержка DMI встроена в процессоры с ядрами Lynfield и Clarkdale для разъёма LGA 1156 и используется для подсоединения к чипсету, Nvidia фактически потеряла право производить чипсеты для большей части новых процессоров Intel<ref>{{cite web|url=http://www.reghardware.co.uk/2009/10/09/nvidia_vs_intel/|title=Nvidia halts future Intel chipset development|date=2009-10-09|lang=en|publisher=The Register|accessdate=2010-01-05|archiveurl=https://www.webcitation.org/66uwkbWRk?url=http://www.reghardware.com/2009/10/09/nvidia_vs_intel/|archivedate=2012-04-14|deadurl=yes}}</ref>.


== DMI 2.0 ==
== DMI 2.0 ==
В 2011 году было представлено второе поколение интерфейса, '''DMI 2.0''', в котором скорость передачи данных увеличилась в 2 раза, до 2 ГБ/с в каждую сторону по DMI 2.0 на базе 4 линий. Данный вариант использовался для соединения центральных процессоров Intel 2011-2015 годов с микросхемой [[Platform Controller Hub]] (''PCH''), частично заменившей набор из южного и северного мостов.<ref>{{Cite web
В 2011 году было представлено второе поколение интерфейса '''DMI 2.0''', в котором скорость передачи данных увеличилась в 2 раза, до 2 ГБ/с в каждую сторону по DMI 2.0 на базе 4 линий. Данный вариант использовался для соединения центральных процессоров Intel 2011-2015 годов с микросхемой [[Platform Controller Hub]] (''PCH''), частично заменившей набор из южного и северного мостов.<ref>{{Cite web
| url = http://www.intel.com/content/dam/www/public/us/en/documents/datasheets/3rd-gen-core-desktop-vol-1-datasheet.pdf
| url = http://www.intel.com/content/dam/www/public/us/en/documents/datasheets/3rd-gen-core-desktop-vol-1-datasheet.pdf
| title = Desktop 3rd Generation Intel Core Processor Family, Desktop Intel Pentium Processor Family, and Desktop Intel Celeron Processor Family: Datasheet - Volume 1 of 2
| title = Desktop 3rd Generation Intel Core Processor Family, Desktop Intel Pentium Processor Family, and Desktop Intel Celeron Processor Family: Datasheet - Volume 1 of 2
| work = External Design Specification (EDS)
| work = External Design Specification (EDS)
| date = November 2013 | accessdate = 2014-01-28
| date = 2013-11
| accessdate = 2014-01-28
| publisher = [[Intel]] | format = PDF
| publisher = [[Intel]]
| format = PDF
| archive-date = 2021-01-26
}}</ref>{{rp|14}}<ref>[http://www.ferra.ru/ru/system/review/intel-skylake-part-1-architecture-lga1151-platform/ Ferra.ru - Все о Skylake. Часть 1: обзор архитектуры и платформы в целом<!-- Заголовок добавлен ботом -->]</ref>
| archive-url = https://web.archive.org/web/20210126094925/https://www.intel.com/content/dam/www/public/us/en/documents/datasheets/3rd-gen-core-desktop-vol-1-datasheet.pdf
| deadlink = no
}}</ref>{{rp|14}}<ref>{{Cite web |url=http://www.ferra.ru/ru/system/review/intel-skylake-part-1-architecture-lga1151-platform/ |title=Ferra.ru - Все о Skylake. Часть 1: обзор архитектуры и платформы в целом<!-- Заголовок добавлен ботом --> |access-date=2015-11-12 |archive-date=2015-11-25 |archive-url=https://web.archive.org/web/20151125093355/http://www.ferra.ru/ru/system/review/intel-skylake-part-1-architecture-lga1151-platform/ |deadlink=no }}</ref>


== DMI 3.0 ==
== DMI 3.0 ==
Строка 25: Строка 30:
| url = http://www.anandtech.com/show/9483/intel-skylake-review-6700k-6600k-ddr4-ddr3-ipc-6th-generation/3
| url = http://www.anandtech.com/show/9483/intel-skylake-review-6700k-6600k-ddr4-ddr3-ipc-6th-generation/3
| title = The Skylake CPU Architecture{{snd}} The Intel 6th Gen Skylake Review: Core i7-6700K and i5-6600K Tested
| title = The Skylake CPU Architecture{{snd}} The Intel 6th Gen Skylake Review: Core i7-6700K and i5-6600K Tested
| date = 2015-08-05 | accessdate = 2015-08-06
| date = 2015-08-05
| accessdate = 2015-08-06
| author = Ian Cutress | publisher = [[AnandTech]]
| author = Ian Cutress
| publisher = [[AnandTech]]
| archive-date = 2020-08-08
}}</ref><ref>{{cite web
| archive-url = https://web.archive.org/web/20200808160909/https://www.anandtech.com/show/9483/intel-skylake-review-6700k-6600k-ddr4-ddr3-ipc-6th-generation/3
| deadlink = no
}}</ref><ref>{{cite web
| url = http://www.anandtech.com/show/9485/intel-skylake-z170-motherboards-asrock-asus-gigabyte-msi-ecs-evga-supermicro
| url = http://www.anandtech.com/show/9485/intel-skylake-z170-motherboards-asrock-asus-gigabyte-msi-ecs-evga-supermicro
| title = Intel Skylake Z170 Motherboards: A Quick Look at 55+ New Products
| title = Intel Skylake Z170 Motherboards: A Quick Look at 55+ New Products
| date = 2015-08-05 | accessdate = 2015-08-06
| date = 2015-08-05
| accessdate = 2015-08-06
| author = Ian Cutress | publisher = [[AnandTech]]
| author = Ian Cutress
| publisher = [[AnandTech]]
| archive-date = 2021-03-08
}}</ref><ref>{{cite web
| archive-url = https://web.archive.org/web/20210308170400/https://www.anandtech.com/show/9485/intel-skylake-z170-motherboards-asrock-asus-gigabyte-msi-ecs-evga-supermicro
| deadlink = no
}}</ref><ref>{{cite web
| url = http://www.cpu-world.com/news_2014/2014062601_More_details_on_Skylake_processors.html
| url = http://www.cpu-world.com/news_2014/2014062601_More_details_on_Skylake_processors.html
| title = More details on Skylake processors
| title = More details on Skylake processors
| date = 2014-06-26 | accessdate = 2014-07-01
| date = 2014-06-26
| accessdate = 2014-07-01
| author = Gennadiy Shvets | website = cpu-world.com
| author = Gennadiy Shvets
| website = cpu-world.com
| archive-date = 2019-06-06
}}</ref>.
| archive-url = https://web.archive.org/web/20190606170930/http://www.cpu-world.com/news_2014/2014062601_More_details_on_Skylake_processors.html
| deadlink = no
}}</ref>.

== DMI 4.0 ==

'''DMI 4.0''' был представлен на рынке ноябре 2021. В четвертом поколении скорость обменов была увеличена до 16&nbsp;[[Транзакции в секунду|GT/s]] на каждой линии. Интерфейс с 4 линиями позволяет передавать данные со скоростью до 7,88&nbsp;ГБ/с между процессором и PCH. Используется в процессорах с микроархитектурой Alder Lake и чипсетах Intel серии 600.


== См. также ==
== См. также ==

Текущая версия от 06:52, 10 ноября 2023

Direct Media Interface (сокр. DMI) — последовательная шина, разработанная фирмой Intel для соединения южного моста (ICH) материнской платы c северным (MCH или GMCH) или с центральным процессором в случае интегрированного контроллера памяти[1]. Впервые DMI использована в чипсетах семейства Intel 915 с южным мостом ICH6 в 2004 году[2]. Серверные чипсеты используют похожий интерфейс, называемый Enterprise Southbridge Interface (ESI). Позже интерфейс DMI получил два обновления.

DMI первого поколения

[править | править код]

Пропускная способность шины DMI первого поколения составляет 2 ГБ/с, что значительно выше, чем пропускная способность шины Hub Link (266 МБ/с), которая используется для связи между северным и южным мостами в чипсетах Intel 815/845/848/850/865/875. Вместе с этим суммарная полоса пропускания 2 ГБ/с (по 1 ГБ/с в каждом направлении) делится между всеми устройствами, подключенными к южному мосту (например, PCI Express x1, PCI, HD Audio, жесткие диски), так что фактически доступная скорость будет ниже.

В материнских платах для процессоров с разъёмом LGA 1156 (то есть для Core i3, Core i5 и некоторых серий Core i7[3] и Xeon) и со встроенным контроллером памяти DMI используется для подсоединения чипсета (PCH) непосредственно к процессору[4][1]. (Процессоры серии Core i7 для LGA 1366 подсоединяется к чипсету через шину QPI[5].)

DMI является собственной разработкой Intel. В 2009 году Intel отказалась лицензировать шину DMI фирме Nvidia. Поскольку поддержка DMI встроена в процессоры с ядрами Lynfield и Clarkdale для разъёма LGA 1156 и используется для подсоединения к чипсету, Nvidia фактически потеряла право производить чипсеты для большей части новых процессоров Intel[6].

В 2011 году было представлено второе поколение интерфейса DMI 2.0, в котором скорость передачи данных увеличилась в 2 раза, до 2 ГБ/с в каждую сторону по DMI 2.0 на базе 4 линий. Данный вариант использовался для соединения центральных процессоров Intel 2011-2015 годов с микросхемой Platform Controller Hub (PCH), частично заменившей набор из южного и северного мостов.[7]:14[8]

DMI 3.0 был представлен в августе 2015. В третьем поколении скорость обменов была увеличена до 8 GT/s на каждой линии. Интерфейс с 4 линиями позволяет передавать данные со скоростью до 3,93 ГБ/с между процессором и PCH. Используется в процессорах с микроархитектурой Skylake (варианты с 2 чипами) и чипсетах Intel серии 100, например Z170[9][10][11].

DMI 4.0 был представлен на рынке ноябре 2021. В четвертом поколении скорость обменов была увеличена до 16 GT/s на каждой линии. Интерфейс с 4 линиями позволяет передавать данные со скоростью до 7,88 ГБ/с между процессором и PCH. Используется в процессорах с микроархитектурой Alder Lake и чипсетах Intel серии 600.

Примечания

[править | править код]
  1. 1 2 Scott Mueller, Upgrading and Repairing PCs Архивная копия от 2 августа 2017 на Wayback Machine, Que, 2013, ISBN 9780133105360. page 188 "Hub Architecture" (англ.)
  2. The Intel® 915P Express Chipset, with high-bandwidth interfaces and PCI Express Graphics (англ.). Дата обращения: 5 января 2010. Архивировано 9 июля 2007 года.
  3. Intel® Core™ i7-800 and i5-700 Processor Series Datasheet - Volume 1 (англ.). Дата обращения: 5 января 2010. Архивировано из оригинала 14 апреля 2012 года.
  4. Intel® Desktop Board DP55KG and Intel® Desktop Board DP55SB Extreme Series Performance Tuning Guide (англ.). Дата обращения: 5 января 2010. Архивировано 22 ноября 2009 года.
  5. Intel® Core™ i7-900 Desktop Processor Extreme Edition Series and Intel® Core™ i7-900 Desktop Processor Series Datasheet, Volume 1 (англ.). Дата обращения: 5 января 2010. Архивировано 17 января 2009 года.
  6. Nvidia halts future Intel chipset development (англ.). The Register (9 октября 2009). Дата обращения: 5 января 2010. Архивировано из оригинала 14 апреля 2012 года.
  7. Desktop 3rd Generation Intel Core Processor Family, Desktop Intel Pentium Processor Family, and Desktop Intel Celeron Processor Family: Datasheet - Volume 1 of 2 (PDF). External Design Specification (EDS). Intel (ноябрь 2013). Дата обращения: 28 января 2014. Архивировано 26 января 2021 года.
  8. Ferra.ru - Все о Skylake. Часть 1: обзор архитектуры и платформы в целом. Дата обращения: 12 ноября 2015. Архивировано 25 ноября 2015 года.
  9. Ian Cutress. The Skylake CPU Architecture – The Intel 6th Gen Skylake Review: Core i7-6700K and i5-6600K Tested. AnandTech (5 августа 2015). Дата обращения: 6 августа 2015. Архивировано 8 августа 2020 года.
  10. Ian Cutress. Intel Skylake Z170 Motherboards: A Quick Look at 55+ New Products. AnandTech (5 августа 2015). Дата обращения: 6 августа 2015. Архивировано 8 марта 2021 года.
  11. Gennadiy Shvets. More details on Skylake processors. cpu-world.com (26 июня 2014). Дата обращения: 1 июля 2014. Архивировано 6 июня 2019 года.